# 模拟集成电路设计课程

# 第2章 MOS器件物理基础

程 林, 韩 旭

eecheng@ustc.edu.cn



# 本章内容

- 2.1 MOS器件结构
- 2.2 MOS的I-V特性
- 2.3 MOS的二级效应
- 2.4 MOS器件模型



# 2.1 MOS器件结构







 $L_{eff}$ : 有效程度  $L_{eff}$ =  $L_{drawn}$  -  $2L_{D}$ 



- MOS: Metal-oxide-semiconductor 金属氧化物半导体
- 栅(Gate)、源(Source)、漏(Drain)、衬底(Bulk/Body)
- 源漏端是对称的,源端提供载流子,漏端收集载流子; 源漏由相对电平确定;
- 栅长L; 栅宽W
- 氧化层SiO<sub>2</sub>(栅氧)使栅端与衬底隔离
- 一般使用p型衬底, PN结应反偏



#### 2.1 MOS器件结构

• MOS是四端器件,衬底B(body)接最低电平



- CMOS=NMOS+PMOS
  - NMOS衬底(p阱)与p衬底(体)电位相同,接最低电位
  - 每个PMOS有一个可独立的N阱作为局部衬底





# 深n-well工艺(三阱工艺)

• 大多数mixed-signal CMOS工艺,具有深N阱(3阱工艺),则每个NMOS衬底电平可单独设置。





*优点:* NMOS衬底独立,噪声隔离好,适合射频/微波IC; 无衬偏效应。

*缺点*:面积大,在p阱外伸展N-well,与常规N-well保持一定间隔。



# MOS符号



箭头表示电流流向



### 最新MOSFET物理结构: 3D FINFET



22nm工艺之后, 3D架构FINFET, 由胡正明发明

- 3D架构FINFET,增加沟道有效宽度,减小芯片面积。
- 沟道宽度W=WF+2HF; W<sub>F</sub>典型值为6nm, HF为50nm,都
   是固定值,所以W只能取离散值
- 栅控能力增强, 亚阈值泄漏电流减小约一个数量级



### 2.2 MOS I/V特性

· NMOS沟道形成反型层的过程



Vgs增加→耗尽层厚度增加→当Vgs增加到某个值时,耗尽区不再增加,栅氧层下出现可自由移动电子,形成反型层N沟道。



# 2.2.1 阈值电压V<sub>TH</sub>的定义

- 导通现象是栅电压的渐变函数,明确地定义 $V_{TH}$ 比较困难
- 在半导体物理中, $V_{TH}$ 定义为沟道电子浓度等于p衬底空穴浓度时的栅源电压

$$V_{TH} = \Phi_{MS} + 2\Phi_F + Q_{dep}/C_{ox}$$

 $\Phi_{MS}$ 栅与衬底的功函数差的电压值;

 $\Phi_F$ 费米电势= $(kT/q)ln(N_{sub}/n_i)$ ,

 $Q_{dep}$ 是耗尽区上的电荷; $C_{ox}$  =栅氧电容

- 思考: V<sub>TH</sub>与哪些因素相关?
- 调整**衬底掺杂**或栅氧厚度得到不同阈值电压V<sub>TH</sub>,设计者需要根据情况选择



# PMOS反型层的形成



- 反型层为空穴
- PMOS阈值电压是负的
- 比电子迁移率低





### 2.2.2 I-V特性的推导



电流的定义:











沿沟道x点处的电荷密度:

$$Q_d(x) = WC_{ox}[V_{GS} - V(x) - V_{TH}]$$



### I-V特性的推导



沟道电子 漂移速度  $v = \mu E$  E(x) = -dV/dx

μ: 载流子迁移率

E: 电场

在x点处的电流:

$$I_D = -WC_{ox}[V_{GS} - V(x) - V_{TH}]v$$

$$I_D = WC_{ox}[V_{GS} - V(x) - V_{TH}]\mu_n \frac{dV(x)}{dx}$$

 $\int_{x=0}^{L} I_D dx = \int_{V=0}^{V_{DS}} W C_{ox} \mu_n [V_{GS} - V(x) - V_{TH}] dV$ 

电流在沟道 是相同的:

$$I_D = \mu_n C_{ox} \frac{W}{L} \left[ (V_{GS} - V_{TH}) V_{DS} - \frac{1}{2} V_{DS}^2 \right]$$

 $\frac{W}{L}$  宽长比

L有效沟道长度

器件工作在"三极管区"或"线性区"



# 三极管区(线性区)

• 工作在三极管区的条件:

$$V_{GD} = V_{GS} - V_{DS} \ge V_{TH}$$
  
 $V_{DS} \le V_{GS} - V_{TH}$ 

V<sub>GS</sub>-V<sub>TH</sub>: 过驱动电压

如果V<sub>DS</sub> << 2 (V<sub>GS</sub>-V<sub>TH</sub>)







实现压控电阻 的MOSFET



深三极管区



# V<sub>DS</sub>>V<sub>GS</sub>-V<sub>TH</sub> 饱和区I-V特性

当V<sub>DS1</sub>=V<sub>GS</sub>-V<sub>TH</sub>,
 沟道在X<sub>1</sub>=L处被夹断,没有反型层

电流并没有被夹断



 $V_{\mathsf{G}}$ 

当V<sub>DS2</sub>>V<sub>GS</sub>-V<sub>TH</sub>, 进入
 夹断点向源端移动。实际沟道变短

$$\int_{x=0}^{L} I_D dx = \int_{V=0}^{V_{DS}} W C_{ox} \mu_n [V_{GS} - V(x) - V_{TH}] dV \quad \begin{array}{l} \text{Gate-Sub.} \\ \text{Voltage Difference} \end{array}$$
 
$$I_D = \frac{1}{2} \mu_n C_{ox} \frac{W}{L'} (V_{GS} - V_{TH})^2$$





# 饱和区"平方律"特性

• 在长沟道器件中,可假设L'≈ L

$$I_D = \frac{1}{2}\mu_n C_{ox} \frac{W}{L} (V_{GS} - V_{TH})^2$$

电流与漏源电压 无关!

• 工作在饱和区的条件:

$$V_{DS} \ge V_{D,sat} (V_{D,sat} = V_{GS} - V_{TH})$$

如何选择 V<sub>D,sat</sub>?

• 这一特性可用作当电流源







### PMOS的I-V特性





#### 三极管区

$$I_D = -\mu_p C_{ox} \frac{W}{L} \left[ (V_{GS} - V_{TH}) V_{DS} - \frac{1}{2} V_{DS}^2 \right]$$

#### • 饱和区

$$I_D = -\frac{1}{2}\mu_p C_{ox} \frac{W}{L'} (V_{GS} - V_{TH})^2$$





# 工作状态小结







# MOS与三极管的工作区比较

| MOS工<br>作区名<br>称  | Bipolar<br>三极管工<br>作区名称 | 直流偏置<br>(以NMOS/NPN为例)                                                                     | 应用电路               | 备注                                                   |
|-------------------|-------------------------|-------------------------------------------------------------------------------------------|--------------------|------------------------------------------------------|
| 截止区<br>/亚阈值       | 截止区                     | NMOS: 0 <vgs<vth npn:="" td="" vbe<开启(0.6v)<=""><td>数字电路<br/>(关断)</td><td></td></vgs<vth> | 数字电路<br>(关断)       |                                                      |
| 三极管<br>区(线<br>性区) | 饱和区                     | NMOS: VGS>VTH,<br>VDS <vgs-vth<br>npn: Vbe&gt;开启电压,<br/>集电结 正偏</vgs-vth<br>               | 数字电路<br>(导通)       | 可控输出电阻(较小)                                           |
| 饱和区               | 放大区                     | NMOS: VGS>VTH,<br>VDS>VGS-VTH<br>npn: Vbe>开启电压,<br>集电结反偏                                  | 模拟电路<br>(信号放<br>大) | 理想情况下输出电<br>流与输出电压无关,<br>仅由MOS输入电压<br>或三极管输入电流<br>控制 |
| 积累区               | 倒置区                     | NMOS: VGS<0<br>npn: 发射结反偏,<br>集电结正偏                                                       | 基本无用               | MOS可用作电容                                             |



#### 2.2.3 MOS的跨导 Transconductance

$$g_m = \frac{\partial I_D}{\partial V_{GS}}\Big|_{VDS \text{ const}}$$

$$g_m = \frac{\partial I_D}{\partial V_{GS}} \Big|_{VDS \text{ const.}} \qquad I_D = \frac{1}{2} \mu_n C_{ox} \frac{W}{L} (V_{GS} - V_{TH})^2$$

• 饱和区的
$$g_m$$
:  $g_m = \mu_n C_{ox} \frac{W}{L} (V_{GS} - V_{TH})$ 

代表了器件 的灵敏度

$$= \sqrt{2\mu_n C_{ox} \frac{W}{L} I_D}$$
$$= \frac{2I_D}{V_{CS} - V_{TH}}$$

如何理解?









# MOS的跨导

• 饱和区: 
$$g_m = \mu_n C_{ox} \frac{W}{L} (V_{GS} - V_{TH})$$







### 2.3 二级效应-体效应

 体效应,也称衬偏效应,即源极与衬底电位不同引起 阈值电压变化







•  $V_B$ 下降,更多的空穴被吸引到衬底,留下大量的负电荷,耗尽层变宽

$$V_{TH} = \Phi_{MS} + 2\Phi_F + Q_{dep}/C_{ox}$$

随着V<sub>B</sub>下降,Q<sub>dep</sub>增大,V<sub>TH</sub>也增大



# 体效应

- 考虑体效应后:  $V_{TH} = V_{TH0} + \gamma \left( \sqrt{2\Phi_F + V_{SB}} \sqrt{|2\Phi_F|} \right)$   $\gamma = \sqrt{2q\epsilon_{si}N_{sub}}/C_{ox}$  体效应系数,一般为0.3~0.4 V<sup>1/2</sup>
- [5]2.3: plot the drain current if  $V_X$  varies from  $-\infty$  to 0. Assume  $V_{TH0} = 0.3$  V,  $\gamma = 0.4$  V<sup>1/2</sup>, and  $2\Phi_F = 0.7$  V.



1.2 V = 0.3 + 0.4 
$$\left(\sqrt{0.7 - V_{X1}} - \sqrt{0.7}\right) \implies V_{X1} = -8.83 \text{ V.}$$

$$I_D = \frac{1}{2} \mu_n C_{ox} \frac{W}{L} \left[ V_{GS} - V_{TH0} - \gamma \left( \sqrt{2\Phi_F} - V_X - \sqrt{2\Phi_F} \right) \right]^2.$$



# 体效应的影响



- 可以用体效应减小V<sub>TH</sub>吗?
- 自适应体电位偏置(adaptive body biasing)技术:利用体效应改变阈值电压,减小泄露电流或者降低阈值电压。

前提:深N阱工艺,即NMOS沟道衬底与衬底能隔离。



# 二级效应-沟道长度调制效应



$$L' = L - \Delta L$$
, i.e.,  $1/L' \approx (1 + \Delta L/L)/L$ ,  $\Delta L/L = \lambda V_{DS}$ 

$$\Longrightarrow I_D \approx \frac{1}{2} \mu_n C_{ox} \frac{W}{L} (V_{GS} - V_{TH})^2 (1 + \lambda V_{DS})$$

• λ沟道长度调制系数。沟道L越长, λ越小。

在三极管区, 存在沟道长 度效应吗?

模拟电路设计中,L设计尽可能大



# 沟道长度调制效应

$$I_D \approx \frac{1}{2} \mu_n C_{ox} \frac{W}{L} (V_{GS} - V_{TH})^2 (1 + \lambda V_{DS})$$

$$g_m = \frac{\partial I_D}{\partial V_{GS}} \Big|_{VDS \text{ const.}}$$

$$g_m = \mu_n C_{ox} \frac{W}{L} (V_{GS} - V_{TH}) (1 + \lambda V_{DS})$$

$$= \sqrt{2\mu_n C_{ox} (W/L) I_D (1 + \lambda V_{DS})}$$



较长沟道(例如 L>0.5μm时)MOS, 手工计算g<sub>m</sub>可忽略沟 道长度调制



# 沟道长度调制效应

· 保持其他参数不变,改变L的I-V特性曲线



L增加1倍,斜率变为1/4,但是器件电流能力减小

W也增加1倍,电流不变,斜率变为之前的1/2,

$$I_D pprox rac{1}{2} \mu_n C_{ox} rac{W}{L} (V_{GS} - V_{TH})^2 (1 + \lambda V_{DS}) \ \lambda \propto 1/L,$$

- 在短沟道器件中, $\Delta L/L \propto V_{DS}$  的线性近似精确度降低,斜率变得不是常数。
- $V_{DS}$ 对 $I_{D}$ 影响弱,不用 $V_{DS}$ 来确定电流,对 $I_{D}$ 的影响被认为是缺陷。



# 二级效应-亚阈值导电

• 当 $V_{GS}$ 稍小于 $V_{TH}$ ,存在弱 反型层沟道,I<sub>D</sub>与V<sub>GS</sub>呈指 数关系

$$I_D = I_0 \exp \frac{V_{GS}}{\xi V_T} \quad g_m = I_D/(\xi V_T)$$



或亚阈值区

I<sub>0</sub> W/L, ξ > 1 非理想因子, V<sub>T</sub> = kT/q=26mV (室温).

• 当V<sub>GS</sub>下降到小于V<sub>TH</sub>, I<sub>D</sub>只以有限的速度下降。 比如, V<sub>GS</sub>下降80mV, 才可使I<sub>D</sub>下降1个数量级。

假设 $V_{TH}=0.3V$ , $V_{GS}=0$ 时,电流降低到原值多少?

- 在先进工艺中 $V_{TH}$ 不能按比例缩小,否在漏电流太大。 导致电源电压也0.13µm工艺后无法按比例缩小。
- 阈值电压不可减小给模拟电路设计带来挑战。



### 2.4 MOS器件模型

#### • 2.4.1 MOS器件版图





- 多晶硅栅和源漏端需要由金属互连线(低电阻和电容) 连出。
- 每个区域必须有多个"接触窗口",这些窗口填满了金属并与上层金属线连接。
- 满足接触孔的工艺要求条件下,尽量减小漏源的面积, 降低寄生电容。



# MOS器件版图



版图的画法影响了寄生电容的大小



# 放大器的版图



*30* 



# 芯片版图





# MOS器件电容



- 需要考虑寄生电容,来预测器件的高频特性。
- 电容存在于四个端口中的任意两个之间。



### MOS器件电容





- 栅与沟道之间的氧化层电容  $C_1$
- 衬底与沟道之间的耗尽层电容  $C_2$
- 栅与源漏端的覆盖产生的电容  $C_3$ 和 $C_4$
- 源漏区与衬底之间的结电容  $C_5$ 和 $C_6$



# 2.4.2 MOS器件电容





- $C_1 = WLC_{ox}$
- $C_2 = WL\sqrt{q\epsilon_{si}N_{sub}/(4\Phi_F)}$
- $C_3$ 和 $C_4$ 计算比较复杂,假设单位宽度的电容为 $C_{OV}$ ,则其为 $WC_{OV}$
- C<sub>5</sub>和C<sub>6</sub>包括两部分:
  - 与结的底部相关的下极板,单位面积电容为C<sub>j</sub>
  - 结周边引起的侧壁,单位长度电容为C<sub>jsw</sub>



Drain Terminal

# 计算源漏的结电容



$$C_{DB} = C_{SB} = WEC_j + 2(W + E)C_{jsw}$$





$$C_{DB} = \frac{W}{2}EC_j + 2\left(\frac{W}{2} + E\right)C_{jsw}$$

漏结电容 小很多!



$$C_{SB} = 2\left[\frac{W}{2}EC_j + 2\left(\frac{W}{2} + E\right)C_{jsw}\right]$$
$$= WEC_j + 2(W + 2E)C_{jsw}$$

还有什么改善了?



# 在不同工作区域MOS各端口之间的电容



#### • 截止区:

$$-C_{GS}=C_{GD}=WC_{OV}$$
;

$$-C_{GB} = (WLC_{ox})C_d/(WLC_{ox} + C_d)$$

• 饱和区:  $C_{GD}=WC_{OV}$ ;  $C_{GS}=2WL_{eff}C_{ox}/3+WC_{ov}$ 

• 线性区:  $C_{GD} = C_{GS} = WLC_{ox}/2 + WC_{ov}$ 

CGB在线性区和饱和区为何可忽略不计?



# 例2.11

- 画出Vx从0到3V变化时,C<sub>EN</sub>和C<sub>EE</sub>的电容草图
  - 当0<Vx<1V时, M1处于处于线性区
  - 当Vx>1V时,源漏互换!
  - 当1. 7V>Vx>1V时, 仍然处于线性区
  - 当Vx>1.7V时,处于饱和区







寄生电容计算复杂,只需定性了解,定量计算由EDA工具完成



# 使用MOS器件作为电容器



- MOS电容: 栅为一端, 源漏体三端连在一起作为一端
  - 积累区: 负栅压时,将衬底中的空穴吸引到氧化层界面,形成单位面积电容为 $C_{cx}$ 的电容器。
  - 弱反型区,Cox和Cdep串联。
  - 强反型区,沟道形成,单位面积电容仍为Cox

MOS可做可变电容,且电容密度高



# 2.4.3 MOS小信号模型

- 小信号模型和大信号模型均针对含有非线性元件的 电路
  - 大信号模型: 所加的信号幅度较大, 导致电路的非线性因素不可忽略, 分析比较复杂。
  - 小信号模型: 所加的信号幅度较小(交流小信号), 对直流工作点几乎无影响,可以将电路进行线性化近似,简化分析。
- 如何得到小信号模型?
  - 给器件的各个端口施加一个**偏置电压**;
  - 在两个端口之间产生一个电压增量,而其他端口电压保持不变;
  - 测量所有端口的电流变化。



# MOS小信号模型

• 理想MOS器件

$$\Delta V = V_{GS} \Longrightarrow \Delta I = g_m V_{GS}$$

• 考虑沟道长度调制效应

$$I_D \approx \frac{1}{2} \mu_n C_{ox} \frac{W}{L} (V_{GS} - V_{TH})^2 (1 + \lambda V_{DS})$$

$$\Delta I_{D} = \frac{\partial I_{D}}{\partial V_{CS}} \Delta V_{CS} + \frac{\partial I_{D}}{\partial V_{DS}} \Delta V_{DS}$$

$$\frac{\partial V_{DS}}{\partial I_D} = \frac{1}{\partial I_D / \partial V_{DS}} = \frac{1}{\frac{1}{2} \mu_n C_{ox} \frac{W}{L} (V_{GS} - V_{TH})^2 \cdot \lambda} \approx \frac{1 + \lambda V_{DS}}{\lambda I_D} \approx \frac{1}{\lambda I_D}$$



#### 理想MOS的小信号模型



输出电阻r。





# MOS小信号模型

#### • 考虑体效应

$$g_{mb} = \frac{\partial I_D}{\partial V_{BS}} = \mu_n C_{ox} \frac{W}{L} (V_{GS} - V_{TH}) \left( -\frac{\partial V_{TH}}{\partial V_{BS}} \right)$$

$$\frac{\partial V_{TH}}{\partial V_{BS}} = -\frac{\partial V_{TH}}{\partial V_{SB}} = -\frac{\gamma}{2} (2\Phi_F + V_{SB})^{-1/2}$$

$$g_{mb} = g_m \frac{\gamma}{2\sqrt{2\Phi_F + V_{SB}}} = \eta g_m$$

$$(\eta = g_{mb}/g_m, 典型值约为0.25)$$





# MOS小信号模型





$$g_m \propto \sqrt{I_1}$$

I₁增加, V<sub>x</sub> 减小, V<sub>SB</sub>减小



# 2.4.4 MOS SPICE模型

#### **Table 2.1** Level 1 SPICE models for NMOS and PMOS devices.

#### NMOS Model

$$VIO = 0.7$$
 GAMMA = 0.45  
 $VIO = 0.7$  GAMMA = 0.45  
 $VIO = 0.08e - 6$   $VIO = 350$ 

$$TOX = 9e-9$$

$$MJ = 0.45$$

$$VTO = 0.7$$

$$LD = 0.08e - 6$$

$$PB = 0.9$$

$$MJSW = 0.2$$

$$LEVEL = 1$$
  $VTO = 0.7$   $GAMMA = 0.45$   $PHI = 0.9$ 

$$UO = 350$$

$$CJ = 0.56e - 3$$

$$MJSW = 0.2$$
  $CGDO = 0.4e-9$   $JS = 1.0e-8$ 

$$PHI = 0.9$$

$$LAMBDA = 0.1$$

$$PB = 0.9$$
  $CJ = 0.56e-3$   $CJSW = 0.35e-11$ 

$$JS = 1.0e - 8$$

#### PMOS Model

$$LEVEL = 1$$

$$NSUB = 5e + 14$$

$$TOX = 9e-9$$

$$MJ = 0.5$$

$$VTO = -0.8$$

$$LD = 0.09e - 6$$
  $UO = 100$ 

$$PB = 0.9$$

$$MJSW = 0.3$$

$$GAMMA = 0.4$$

$$UO = 100$$

$$CJ = 0.94e - 3$$

$$CGDO = 0.3e-9$$
  $JS = 0.5e-8$ 

$$PHI = 0.8$$

$$LAMBDA = 0.2$$

$$PB = 0.9$$
  $CJ = 0.94e-3$   $CJSW = 0.32e-11$ 

$$JS = 0.5e - 8$$



# SPICE模型参数定义

VTO: V

V<sub>SB</sub>=0 时的阈值电压

GAMMA:

体效应系数

PHI:

 $2\Phi_{\rm F}$ 

TOX:

栅氧厚度

NSUB:

衬底掺杂浓度

LD:

源/漏侧扩散长度

UO:

沟道迁移率

LAMBDA:

沟道长度调制系数

CJ:

单位面积的源/漏结电容

CJSW:

单位长度的源/漏侧壁结电容

PB:

源/漏结内建电势

MJ:

CJ公式中的幂指数

MJSW:

CJSW 等式中的幂指数

CGDO:

单位宽度的栅-漏覆盖电容

CGSO:

单位宽度的栅-源覆盖电容

JS:

源/漏结单位面积的漏电流

(单位:V)

(单位:V1/2)

(单位:V)

(单位:m)

(单位 cm<sup>-3</sup>)

(单位:m)

(单位:cm<sup>2</sup>/V/s)

(单位:V-1)

(单位:F/m²)

(单位:F/m)

(单位:V)

(无单位)

(无单位)

(单位:F/m)

(单位:F/m)

(单位:A/m²)

# Thank you

程林

Email: eecheng@ustc.edu.cn